LCMXO256C-3TN100C MachXO Field Programmable Gate Array (FPGA) IC 78 256 100-LQFP
TYPE | Deskripsi |
Kategori | Sirkuit terintegrasi (IC) |
Tertanam | |
FPGA (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Seri | MachXO |
Kemasan | Tray |
Jumlah LAB/CLB | 32 |
Jumlah elemen logika/sel | 256 |
Jumlah I/O | 78 |
Tegangan - Pasokan | 1.71V ~ 3.465V |
Tipe pemasangan | Permukaan Gunung |
Suhu operasi | 0°C ~ 85°C (TJ) |
Paket / Kasus | 100-LQFP |
Paket Perangkat Pemasok | 100-TQFP (14x14) |
Nomor produk dasar | LCMXO256 |
Fitur dariLCMXO256C-3TN100C
• Tidak mudah berubah, dapat dikonfigurasi kembali secara tak terbatas
• Instan-on ∙ daya dalam mikrodetik
• Chip tunggal, tidak memerlukan memori konfigurasi eksternal
• Keamanan desain yang sangat baik, tidak ada aliran bit untuk mencegat
• Mengkonfigurasi kembali logika berbasis SRAM dalam milidetik
• SRAM dan memori nonvolatile yang dapat diprogram melalui port JTAG
• Mendukung pemrograman latar belakang memori nonvolatile
• Mode Tidur
• Memungkinkan hingga 100x pengurangan arus statis
• TransFRTM Reconfiguration (TFR)
• Pembaruan logika di lapangan saat sistem beroperasi
• I/O tinggi ke Logic Density
• 256 sampai 2280 LUT4
• 73 sampai 271 I/O dengan pilihan paket yang luas
• Migrasi kepadatan yang didukung
• Kemasan bebas timbal/sesuai RoHS
• Memori Tertanam dan Terdistribusi
• Hingga 27,6 Kbits sysMEMTM Embedded Block RAM
• Hingga 7,7 Kbits RAM terdistribusi
• Logika kontrol FIFO khusus
• Buffer I/O Fleksibel
• Programmable sysIO TM buffer mendukung berbagai antarmuka:
• LVCMOS 3.3/ 2.5/ 1.8/ 1.5/ 1.2
️ • LVTTL
• PCI
️ • LVDS, Bus-LVDS, LVPECL, RSDS
• PLLs sysCLOCKTM
• Hingga dua PLL analog per perangkat
• Pembagian, perkalian, dan pergeseran fase jam
• Dukungan Tingkat Sistem
• Standar IEEE 1149.1 Pindaian Batas
• Osilator internal
• Perangkat bekerja dengan catu daya 3,3V, 2,5V, 1,8V atau 1,2V
• Pemrograman dalam sistem yang sesuai dengan IEEE 1532
Deskripsi dariLCMXO256C-3TN100C
MachXO dioptimalkan untuk memenuhi persyaratan aplikasi yang secara tradisional ditangani oleh CPLD dan rendah
kapasitas FPGA: logika lem, bus bridging, bus interfacing, power-up control, dan kontrol logika.
menggabungkan fitur terbaik dari perangkat CPLD dan FPGA pada satu chip.
Klasifikasi Lingkungan & EksporLCMXO256C-3TN100C
Atribut | Deskripsi |
Status RoHS | Sesuai dengan ROHS3 |
Tingkat Sensitivitas Kelembaban (MSL) | 3 (168 Jam) |
Status REACH | REACH Tidak terpengaruh |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |