XC2S50E-6TQ144C Field Programmable Gate Array (FPGA) IC 102 32768 1728 144-LQFP
XC2S50E-6TQ144C berasal dariinventaris pabrik, silahkan periksa permintaan Anda dan silahkan hubungi kami dengan harga target.
Spesifikasi XC2S50E-6TQ144C
| Jenis | Deskripsi |
| Kategori | Sirkuit terintegrasi (IC) |
| Tertanam | |
| FPGA (Field Programmable Gate Array) | |
| Mfr | AMD |
| Seri | Spartan®-IIE |
| Paket | Tray |
| Jumlah LAB/CLB | 384 |
| Jumlah elemen logika/sel | 1728 |
| Total Bits RAM | 32768 |
| Jumlah I/O | 102 |
| Jumlah Gerbang | 50000 |
| Tegangan - Pasokan | 1.71V ~ 1.89V |
| Tipe pemasangan | Permukaan Gunung |
| Suhu operasi | 0°C ~ 85°C (TJ) |
| Paket / Kasus | 144-LQFP |
| Paket Perangkat Pemasok | 144-TQFP (20x20) |
| Nomor produk dasar | XC2S50E |
Fitur dariXC2S50E-6TQ144C
•Teknologi penggantian ASIC generasi kedua
-Densitas setinggi 15.552 sel logika dengan hingga600,000 gerbang sistem
-Fitur yang disederhanakan berdasarkan Virtex®
- E FPGAarsitektur-Tidak terbatas dalam sistemKemampuan untuk diprogram ulang
-Biaya yang sangat rendah-Teknologi 0,15 mikron yang hemat biaya
•Fitur tingkat sistem
-Memori hierarkis SelectRAMTM:
·16 bit/LUT RAM terdistribusi
·RAM blok dual-port 4K-bit yang dapat dikonfigurasi
·Antarmuka cepat ke RAM eksternal
-"Teknologi" yang digunakan untuk mendistribusikan data dalam bentuk data yang dapat diakses oleh pengguna.CardBus kompatibel
-Arsitektur routing segmen daya rendah
-Logika membawa khusus untuk aritmatika kecepatan tinggi
-Dukungan multiplier yang efisien
-Rantai kaskade untuk lebar
- fungsi input
-Banyak register/kunci dengan enable, set, reset
-Empat DLL khusus untuk kontrol jam lanjutan
·Menghilangkan keterlambatan distribusi jam
·Kalikan, bagi, atau pergeseran fase-Empat utamarendah
- terbelahglobaljamdistribusijaring
-Logika pemindaian batas yang kompatibel dengan IEEE 1149.1
•I/O dan kemasan serbaguna
-Pilihan paket bebas Pb
-Rendah
- paket biaya tersedia dalam semua kepadatan
-Ciri jejak keluargaility dalam kemasan umum
-19 standar antarmuka kinerja tinggi·LVTTL, LVCMOS, HSTL, SSTL, AGP, CTT, GTL·I/O diferensial LVDS dan LVPECL
-hingga 205 pasangan I/O diferensial yang dapat dimasukkan,output, atau bidirectional
-Hot swap I/O (compactPCI friendly)
•inti logika yang didukung pada 1.8V dan I/O yang didukung pada 1.5V,2.5V, atau 3.3V
•Didukung penuh oleh Xilinx yang kuat®ISE®pengembangansistem
-Pemetaan, penempatan, dan routing sepenuhnya otomatis
-Terintegrasi dengan alat entri desain dan verifikasi
-Perpustakaan IP yang luas termasuk fungsi DSP danpemroses lunak
Keluarga Spartan-IIE Dibandingkan dengan Spartan-IIKeluarga
•Kapadatan yang lebih tinggi dan lebih banyak I/O
•Kinerja yang lebih tinggi
•Pinout unik dalam paket hemat biaya
•Sinyal diferensial-LVDS, Bus LVDS, LVPECL
• VCCINT= 1,8V- Daya yang lebih rendah-Toleransi 5V dengan resistor eksternal-Toleransi 3V langsung
•PCI, LVTTL, dan LVCMOS2 input buffer didukung olehVCCObukannya VCCINT
•Unik bitstream yang lebih besar
Klasifikasi Lingkungan & EksporXC2S50E-6TQ144C
| Atribut | Deskripsi |
| Status RoHS | Tidak sesuai dengan RoHS |
| Tingkat Sensitivitas Kelembaban (MSL) | 3 (168 Jam) |
| Status REACH | REACH Tidak terpengaruh |
| ECCN | EAR99 |
| HTSUS | 8542.39.0001 |
![]()